hit counter script
Download Print this page
Yamaha mLAN16E Service Manual
Yamaha mLAN16E Service Manual

Yamaha mLAN16E Service Manual

Expansion board
Hide thumbs Also See for mLAN16E:

Advertisement

Quick Links

SY
011725
20040325-49800
mLAN EXPANSION BOARD
mLAN16E
CONTENTS
(目次)
SPECIFICATIONS
PANEL LAYOUT
BLOCK DIAGRAM
CIRCUIT BOARD LAYOUT
DISASSEMBLY PROCEDURE
LSI PIN DESCRIPTION
IC BLOCK DIAGRAM
CIRCUIT BOARDS
TEST PROGRAM
PARTS LIST
CIRCUIT DIAGRAM
Copyright (c) Yamaha Corporation. All rights reserved. PDF-K247
SERVICE MANUAL
(総合仕様)
.................................................. 3
(パネルレイアウト)
.................................... 4
(ブロックダイアグラム)
(ユニットレイアウト)
(分解手順)
(LSI端子機能表)
(ICブロック図)
................................... 14
(シート基板図)
....................................... 15
(テストプログラム)
............................. 19/23
(回路図)
mLAN16E
........................... 5
................. 6
.............................. 7
................................ 8
HAMAMATSU, JAPAN
'04.03
1

Advertisement

loading

Summary of Contents for Yamaha mLAN16E

  • Page 1 LSI PIN DESCRIPTION (LSI端子機能表) ........ 8 (ICブロック図) IC BLOCK DIAGRAM ........14 CIRCUIT BOARDS (シート基板図) ........15 TEST PROGRAM (テストプログラム) ......19/23 PARTS LIST (回路図) CIRCUIT DIAGRAM 011725 HAMAMATSU, JAPAN Copyright (c) Yamaha Corporation. All rights reserved. PDF-K247 ’04.03 20040325-49800...
  • Page 2 IMPORTANT NOTICE This manual has been provided for the use of authorized Yamaha Retailers and their service personnel. It has been assumed that basic service procedures inherent to the industry, and more specifically Yamaha Products, are already known and under- stood by the users, and have therefore not been restated.
  • Page 3 SPECIFICATIONS Functions Data Rate S400, S200 (Automatically set by included mLAN Graphic Patchbay.) Audio Inputs and Outputs 16 Ins, 16 Outs (4 Stereo Ins, 16 Outs when MOTIF ES is connected.) Sampling rate 44.1kHz, 48kHz, 88.2kHz, 96kHz (+6%, –10%) (Enables you to match other sampling frequencies in the network without changing the rate on the mother unit.)
  • Page 4 PANEL LAYOUT (パネルレイアウト) Front view q mLAN (EEE1394) connectors (mLAN(IEEE1394)端子) w ACTIVE lamp (アクティブ ランプ)...
  • Page 5 Xtal Xtal CN006 (100P) <24.576MHz> <20MHz> mLAN2 I/F Packet-Master/Slave 100pin Connector Up to 393.216MHz by Internal PLL Up to 40MHz by Internal PLL a:24-27 (MIDI IN) +3.3A MIDI IN/OUT (4port) CN002 MIDI IN 110,111 b:24-27 (MIDI OUT) 92-95 29,30 28,32,35,47 MIDI (UART) MIDI OUT 97-100 44,45...
  • Page 6 (ユニットレイアウト) CIRCUIT BOARD LAYOUT Top view MLN2...
  • Page 7 (分解手順) DISASSEMBLY PROCEDURE SRC シート  SRC Circuit Board (所要時間:約 1 分) (Time required: About 1 minutes) 1-1. ダブルロッキングスペーサー 2 ケ所を外し、SRC 1-1. Remove the two (2) double locking spacers. The シートを外します。 (写真 1) SRC circuit board can then be removed. (Photo. 1) SRC Circuit Board MLN2 シート ...
  • Page 8 (LSI 端子機能表) LSI PIN DESCRIPTION S1L54423F21B000 (X4072A00) SRC16 ........8 YTS440B-FZ (X3009B00) mLAN-PH2 ........9 mLAN-NC1 (X2150A00) mLAN Link Controller ....10/11 XCR3064XL-10 (X3628C00) CPLD........12 MD8408B (XZ762A00) PHY (Physical Layer) ......13 S1L54423F21B000 (X4072A00) SRC16 SRC: IC001,002 NAME FUNCTION...
  • Page 9 YTS440B-FZ (X3009B00)mLAN-PH2 (mLAN Packet Handler 2) MLN2: IC007 NAME FUNCTION NAME FUNCTION Isochronous packet error flag input (Low active) IRERRN BCK128O Bit clock output for digital audio output (128Fs) IRCVN Isochronous reception enable input (Low active) MCKO Master clock output for digital audio output (64Fs to 384Fs)
  • Page 10 (X2150A00) mLAN Link Controller MLN2: IC008 NAME FUNCTION NAME FUNCTION Power terminal MCKO Master clock output for digital audio output TEST5 Test terminal WCKOD Delayed output of WCKO TEST4 Test terminal IEC958O IEC60958 signal output from built-in DIT...
  • Page 11 NAME FUNCTION NAME FUNCTION 205 P00/SRXD1 I/O General purpose port 00/serial I/F 135 IRQ# mLAN I/O In 8415 mode, interrupt request output from PH1 block to microprocessor 206 P01/STXD1 I/O General purpose port 01/serial I/F CE8# TRI MPU CE8 signal...
  • Page 12 XCR3064XL-10 VQ100C (X3628D00) CPLD (Complex Programmable Logic Device) MLN2: IC014 NAME FUNCTION NAME FUNCTION (Unconnected) I/O309 Output terminal which is write enable (L active) for the flash (Unconnected) memory assigned to CE9 zone of mLAN-NC1 Power supply (3.3V) (Unconnected)
  • Page 13 MD8408B (XZ762A00) PHY (Physical Layer) MLN2: IC010 NAME FUNCTION NAME FUNCTION AVDD1 LREQ Link request Analog power supply 1 DVDD Digital power supply TpBias1 A cable bias output terminal SCLK 49.152MHz link system clock TpBias0 DVSS Digital ground TpB1n...
  • Page 14 (IC ブロック図) IC BLOCK DIAGRAM TC7W14F TE12L (XR336A00) TC7S04F (XM182A00) TC7SH08FU (XR680A00) Triple lnverter Inverter Gate 2 Input AND Gate MLN2: IC001,021 MLN2: IC041 MLN2: IC017 IN B IN A OUT Y TC7W32FU (TE12L) (XQ173A00) TLC2932IPWR (XV064A00) Dual 2 Input OR Gate...
  • Page 15 Jumper wire to mLAN I/F not used ジ ャ ンパー線 (MOTIF ES 6/7/8: to DMSUB-CN8) (部品側) Component side R18 is diagonally mounted. Model discrimination R113 install (mLAN16E) Pattern side (パターン側) R18は斜めに実装さ れています。 (モデル識別 : R113実装 (mLAN16E) ) 2NA-WC61550...
  • Page 16 DIPスイ ッ チ (SW1) の設定 MLN2 Circuit Board (X3290D0) CN7: to SRC-CN1 not used to mLAN I/F not used (MOTIF ES 6/7/8: to DMSUB-CN8) (部品側) Component side Model discrimination R113 install (mLAN16E) Pattern side (パターン側) (モデル識別 : R113実装 (mLAN16E) ) 2NA-WC61550...
  • Page 17 MLN2 Circuit Board (X3290E0) DIPスイ ッ チ (SW1) の設定 CN7: to SRC-CN1 not used mLAN I/F not used (MOTIF ES 6/7/8: to DMSUB-CN8) (部品側) Component side Model discrimination R113 install (mLAN16E) Pattern side (パターン側) (モデル識別 : R113実装 (mLAN16E) ) 2NA-WC61550...
  • Page 18 SRC Circuit Board to MLN2 -CN7 (部品側) (パターン側) Component side Pattern side The setting of DIP switch (SW1) The setting of DIP switch (SW2) DIPスイ ッ チ (SW1) の設定 DIPスイ ッ チ (SW2) の設定 Note: See parts list for details of circuit board component parts.
  • Page 19 Software only for the mLAN inspection 4) Choose "System" in Control Panel and then Please download it on the download page on the YSISS "Advanced", "Performance", and "Advanced". Then, homepage. (YSISS URL>>http://plaza.yamaha.co.jp/ set the Processor scheduling at "Background YSISS/exindex.nsf) services" in Performance Options.
  • Page 20 Check that "ACTIVE" light on mLAN16E blinks. 3. Loopback Setting Click on Loopback "A" button ("A" is the button for mLAN16E) to open the Loopback A screen shown below. Click on "START" button on the screen to start the loopback mode. Inspection of mLAN16E should be performed in this loopback mode on MOTIF ES.
  • Page 21 4. Other (The same applies in the following description.) EEPROM Writing Turn on the power while pressing the buttons [REMOTE Click on "EEPROM writing" button to open the CONTROL ON/OFF] + [REC] to display the screen EEPROM writing screen shown below. Click on shown below.
  • Page 22 I/F inside of MOTIF ES is checked by this test. Check the test results shown on the LCD. Connect the external PC and mLAN16E using IEEE1394 If the test is failed, the error factors are shown on the cable. Exclusive inspection software should be launched display.
  • Page 23 この検査を行なう前に、 PCへmLAN検査専用ソフト* (検 査専用 mLAN Tools 2.0)をインストールする必要がありま A. 検査専用 mLAN Tools 2.0 のインストール す。 1) MOTIF ES (mLAN16E搭載) の電源をOFFにします。 2) DOS/V パソコンの電源を ON にし、Windows XP 準備するもの Professional を立ち上げます。 1) MOTIF ES (6/7/8 のいずれか) 3) ダ ウ ン ロ ー ド し た m L A N 検 査 専 用 ソ フ ト の...
  • Page 24 [EEPROM File Path を設定します。 ] 1. Backup/Restore ・上側の Browse ボタンをクリックして(q)ReleaseData "Backup" ボタンをクリックして、PC 内の適当な場所 ホルダー内の mLAN16E̲EEPROM を選択し、" 開く " ボ に内部のデータを保存します。すべての検査終了後、 タンをクリックします。 (w)その後 " 設定 " ボタンをク "Restore"ボタンをクリックして保存した場所からデー リックします。 (e) タを元にもどします。 * NC1Firm File Path の設定は、通常は必要ありません。 (通常は NC1 Firmware の書き込みは行ないません。 ) 2. LED 点灯 "LED点灯"ボタンをクリックして、 次のLED点灯画面...
  • Page 25 4. その他 (以下同様とします。 ) ・EEPROM 書き込み [REMOTE CONTROL ON/OFF] + [REC]のスイッチを E E P R O M 書き込みボタンをクリックし、 次の 押しながら電源オンすると、 次の画面が表示されます。 EEPROM 書き込み画面で "START" ボタンをクリッ [ENTER]ボタンを押すと、 テストプログラムに入りま クすれば、初期設定(工場出荷のデータ)されます。 す。 (通常この検査は必要ありません。 ) REMOTE CONTROL ON/OFF REMOTE ARPEGGIO R-AUDIO ON /OFF G-MIDI ON /OFF EFFECT BYPASS...
  • Page 26 (テスト内容) (チェック項目) mLAN16E と MOTIF ES 内 mLAN I/F 間との信号のや 1)2)は本体が自動判定するため、LCD のテスト り取りをテストします。 結果を確認します。 外部に専用アプリケーションを起動させた PC と 1394 NG 時、その要因を表示します。 ケーブルにて mLAN16E を接続し、MOTIF ES 側より 3)は聴感にて正弦波が発音されることを確認します。 送信した Audio/MIDI/ControlSerial 信号を EchoBack (断続音が発音されます。 ) させ、MOTIF ES 側でその状況を確認します。 (判定結果の表示) MOTIF ES 内にある SIO4(2 個)経由特定のデータ群を OK 表示なし 送信し、一定時間内に同一のデータ群が受信されるこ NG(Error 要因 : No Board) とを確認します。...
  • Page 27 EXPANSION BOARD mLAN16E PARTS LIST (目次) CONTENTS (総組立) OVERALL ASSEMBLY ..........2 (電気部品) ELECTRICAL PARTS .......... 3-6 Notes : DESTINATION ABBREVIATIONS A : Australian model M : South African model B : British model O : Chinese model C : Canadian model...
  • Page 28 V 3 6 3 8 8 0 0 Spacer KGPS-6RF ACCESSORIES 付 属 品 WD045200 Connector Assembly mLAN16E 線 材 A s s y X4149B00 Optical Disk Tool for mLAN16E 光 デ ィ ス ク : New Parts RANK: Japan only...
  • Page 29 (電気部品) ELECTRICAL PARTS PART NO. DESCRIPTION 部 品 名 REMARKS REF NO. RANK 電 気 部 品 ELECTRICAL PARTS mLAN16E M L N 2 シ ー ト WA979200 Circuit Board MLN2 (X3290C0/D0/E0) WA979500 Circuit Board S R C シ...
  • Page 30 PART NO. DESCRIPTION 部 品 名 REMARKS REF NO. RANK コ ネ ク タ CN003 VZ562700 Connector IEEE1394 6P SE ヘ ッ ダ ー CN006 WB086600 Header 8830E 100P TE CN007 WA037000 Connector Plug 8800 52P TE コ ネ ク タ ー プ ラ グ...
  • Page 31 PART NO. DESCRIPTION 部 品 名 REMARKS REF NO. RANK チ ッ プ 抵 抗 R0093 RD357100 Carbon Resistor (chip) 10.0K 63M J チ ッ プ 抵 抗 R0096 RD350000 Carbon Resistor (chip) 0 63M J R0097 RD356270 Carbon Resistor (chip) 2.7K 63M J...
  • Page 32 PART NO. DESCRIPTION 部 品 名 REMARKS REF NO. RANK チ ッ プ 抵 抗 -0021 RD350000 Carbon Resistor (chip) 0 63M J チ ッ プ 抵 抗 R0029 RD357100 Carbon Resistor (chip) 10.0K 63M J R0030 RD354470 Carbon Resistor (chip) 47.0 63M J...
  • Page 33 EXPANSION BOARD mLAN16E CIRCUIT DIAGRAM (目次) CONTENTS (回路図) CIRCUIT DIAGRAM MLN2 (001~003) ............. 3 SRC .................. 6 Notation for Circuit Diagrams (回路図表記上の注意) (シート間コネクタの読み方について) 1. How to identify inter-sheet connectors 002 : B11 FPT5 The page number indicates the destination page.
  • Page 34 MLN2 CIRCUIT DIAGRAM 001 (mLAN16E) mLAN16E µPC2933T-E1 (XS516A00) RN5VD30CA-TR(XY568A00) REGULATOR +3.3V REGULATOR +3V MLN2: IC004 SRC: IC005 1: OUT 2: V 1: V in 3: GND 4: FB 2: GND 5: NC 3: V out 6: C mLAN-NC1 INVERTER REGULATOR +3V EEPROM Model discernment(モデル識別)...
  • Page 35 MLN2 CIRCUIT DIAGRAM 002 (mLAN16E) mLAN16E CPLD SYSTEM RESET INVERTER ( セ ) : Ceramic Capacitor (セラミックコンデンサー) : not installed (実装しない) MLN2 CIRCUIT DIAGRAM 002 (mLAN16E) 28CC1-8827928-2...
  • Page 36 MLN2 CIRCUIT DIAGRAM 003 (mLAN16E) mLAN16E TRANSCEIVER TRANSCEIVER TRANSCEIVER TRANSCEIVER BUFFER BUFFER INVERTER to SRC-CN001 (P6) TRANSCEIVER to DM-CN202 (P8) ( セ ) : Ceramic Capacitor (セラミックコンデンサー) : not installed (実装しない) MLN2 CIRCUIT DIAGRAM 003 (mLAN16E) 28CC-8827928-3...
  • Page 37 SRC CIRCUIT DIAGRAM (mLAN16E) mLAN16E SRC 16 BUFFER SRC 16 MULTIPLEXER RN5VD30CA-TR(XY568A00) REGULATOR +3V MLN2: IC003 1: OUT 2: V 3: GND 4: FB 5: NC 6: C ( セ ) : Ceramic Capacitor (セラミックコンデンサー) : not installed (実装しない) 金 被 1 / 1 6 W : Carbon Resistor (chip) (チップ...